

## ĐẠI HỌC QUỐC GIA THÀNH PHỐ HỒ CHÍ MINH TRƯỜNG ĐẠI HỌC BÁCH KHOA KHOA ĐIỆN – ĐIỆN TỬ BỘ MÔN ĐIỆN TỬ

# BÁO CÁO THÍ NGHIỆM 1 CÁC CỔNG LOGIC VÀ IC CHỨC NĂNG CƠ BẢN MÔN: KỸ THUẬT SỐ (TN) (EE1010)

**GVHD:** Nguyễn Trung Hiếu

Sinh viên thực hiện

Nhóm 6 – Lớp L21

1) Lâm Thành Phát MSSV: 2111974

2) Nguyễn Đăng Khoa MSSV: 2111529

3) Trần Thanh Tâm MSSV: 2114720



## A. HƯỚNG DẪN THÍ NGHIỆM:

### I. MUC TIÊU

- Nắm được cách sử dụng kit thí nghiệm, phần mềm lập trình.
- Nắm được cách khảo sát và thiết kế hàm boolean sử dụng các cổng logic.
- Nắm được quy trình mô tả phần cứng trên FPGA.

### II. <u>CHUẨN BỊ</u>

Tự hoàn thành bài prelab1 trước khi tham gia buổi học thí nghiệm đầu tiên. Không hoàn thành bài prelab1 sẽ không được tham gia buổi thí nghiệm, mọi hình thức sao chép đều sẽ bị xử lý nặng.

## III. HƯỚNG DẪN THÍ NGHIỆM



Muc tiêu: Nắm được cách khảo sát hàm boolean sử dụng các cổng logic.

<u>Yêu cầu:</u> Sinh viên thực hiện khảo sát hoạt động của hàm  $f(x, y, z) = \bar{x} \cdot y + \bar{y}z$  và điền các kết quả khảo sát vào **Bảng 1.1** theo hướng dẫn ở mục **Kiểm tra.** 

| X | у | Z | f | f <sub>Tes</sub> | $f_{nan}$ |
|---|---|---|---|------------------|-----------|
|   |   |   |   | t                | d         |
| 0 | 0 | 0 | 0 | 0                | 0         |
| 0 | 0 | 1 | 1 | 1                | 1         |
| 0 | 1 | 0 | 1 | 1                | 1         |
| 0 | 1 | 1 | 1 | 1                | 1         |
| 1 | 0 | 0 | 0 | 0                | 0         |
| 1 | 0 | 1 | 1 | 1                | 1         |
| 1 | 1 | 0 | 0 | 0                | 0         |
| 1 | 1 | 1 | 0 | 0                | 0         |

Bảng 1.1 Kết quả khảo sát hoạt động của hàm boolean

#### <u>Kiểm tra:</u>

- > Sinh viên tiến hành thay các giá trị của x, y, z vào hàm  $f(x, y, z) = \bar{x} \cdot y + \bar{y}z$  đã cho, điền kết quả vào cột **f** của **Bảng 1.1**.
- > Sinh viên tiến hành vẽ sơ đồ nguyên lý của mạch cần thiết kế. Ghi rõ chân của IC.





Sinh viên tiến hành lắp mạch và khảo sát hoạt động của hàm, ghi kết quả vào cột f<sub>Test</sub> của Bảng 1.1.

(Chèn hình chụp minh chứng sinh viên đã lắp xong mạch hoặc xác nhận của GVHD)



➤ Thực hiện hàm boolean trên chỉ sử dụng cổng NAND 2 ngõ vào, cần sử dụng bao nhiêu cổng NAND? Tại sao?



Cần sử dụng 5 cổng NAND

> Sinh viên tiến hành vẽ sơ đồ nguyên lý của mạch cần thiết kế (toàn NAND).



➤ Sinh viên tiến hành lắp lại mạch và thực hiện với hàm chỉ sử dụng cổng NAND. Kết quả kiểm tra điền vào cột **f**<sub>nand</sub> **của Bảng 1.1**.

(Chèn hình chụp minh chứng sinh viên đã lắp xong mạch hoặc xác nhận của GVHD)





Muc tiêu: Nắm được cách khảo sát hàm boolean sử dụng các cổng logic.

<u>Yêu cầu:</u> Sinh viên thực hiện khảo sát hoạt động của hàm được cho bởi **Bảng 1.2** và điền các kết quả khảo sát vào **Bảng 1.2** theo hướng dẫn ở mục **Kiểm tra.** 

|   |   |   | c | c         | r         |
|---|---|---|---|-----------|-----------|
| X | У | Z | f | $f_{Tes}$ | $f_{nor}$ |
|   |   |   |   | t         |           |
| 0 | 0 | 0 | 0 | 0         | 0         |
| 0 | 0 | 1 | 1 | 1         | 1         |
| 0 | 1 | 0 | 0 | 0         | 0         |
| 0 | 1 | 1 | 1 | 1         | 1         |
| 1 | 0 | 0 | 0 | 0         | 0         |
| 1 | 0 | 1 | 0 | 0         | 0         |
| 1 | 1 | 0 | 1 | 1         | 1         |
| 1 | 1 | 1 | 0 | 0         | 0         |

Bảng 1.2: Kết quả khảo sát hoạt động của hàm boolean

## <u>Kiểm tra:</u>

➤ Viết biểu thức ngõ f theo các ngõ vào x, y, z:

$$f(x, y, z) = xz + xyz$$

➤ Sinh viên tiến hành vẽ sơ đồ nguyên lý của mạch cần thiết kế. Ghi rõ chân của IC.





Sinh viên tiến hành lắp mạch và khảo sát hoạt động của hàm, ghi kết quả vào cột f<sub>Test</sub> của *Bảng 1.2*. (Chèn hình chụp minh chứng sinh viên đã lắp xong mạch hoặc xác nhận của GVHD)



➤ Thực hiện hàm boolean trên chỉ sử dụng cổng NOR 2 ngõ vào, cần sử dụng bao nhiêu cổng NOR? Tại sao?



$$f(x,y,z) = \overline{xz} + xy\overline{z}$$
Áp dụng  $XZ + \overline{X}Y = (X+Y)(\overline{X}+Z)$ 

$$f(x,y,z) = \overline{xz} + xy\overline{z} = (x+z)(\overline{x}+y\overline{z}) = (\overline{x+z})(\overline{x}+y\overline{z})$$

$$= \overline{(x+z)} + (\overline{x}+y\overline{z}) = (\overline{x+z}) + (\overline{x}+\overline{y}+z)$$
Cần sử dụng 6 cổng NOR 2

> Sinh viên tiến hành vẽ sơ đồ nguyên lý của mạch cần thiết kế (toàn NOR).



➤ Sinh viên tiến hành lắp lại mạch và thực hiện với hàm chỉ sử dụng cổng NOR. Kết quả kiểm tra điền vào cột **f**<sub>nor</sub> **của Bảng 1.2**.

(Chèn hình chụp minh chứng sinh viên đã lắp xong mạch hoặc xác nhận của GVHD)







Muc tiêu: Nắm được cách khảo sát hàm boolean sử dụng các cổng logic.

<u>Yêu cầu:</u> Sinh viên thực hiện khảo sát hoạt động của hàm được cho bởi **Hình 3** và điền các kết quả khảo sát vào **Bảng 3** theo hướng dẫn ở mục **Kiểm tra.** 



**Hình 1.14:** Hàm Boolean của thí nghiệm

| X | у | Z | $F_1$ | F <sub>2</sub> |
|---|---|---|-------|----------------|
| 0 | 0 | 0 | 0     | 0              |
| 0 | 0 | 1 | 1     | 1              |
| 0 | 1 | 0 | 1     | 1              |
| 0 | 1 | 1 | 1     | 1              |
| 1 | 0 | 0 | 1     | 1              |
| 1 | 0 | 1 | 1     | 1              |
| 1 | 1 | 0 | 1     | 1              |
| 1 | 1 | 1 | 1     | 1              |
|   |   |   |       |                |

Bảng 1.3: Kết quả khảo sát



## <u>Kiểm tra:</u>

- Sinh viên tiến hành lắp mạch và khảo sát hoạt động của hàm, ghi kết quả vào cột F1 của Bảng 1.3.
- > Sinh viên tiến hành vẽ sơ đồ nguyên lý của mạch cần thiết kế. Ghi rõ chân của IC.



> Chèn hình chụp minh chứng sinh viên đã lắp xong mạch hoặc xác nhận của GVHD:



➤ Sinh viên tiến hành rút gọn hàm đã cho ở Hình 1.14 và vẽ lại mạch logic mô tả hàm boolean đã cho. Sinh viên tiến hành lắp mạch và khảo sát hoạt động của hàm, ghi kết quả vào cột F2 ở Bảng 1.3.



Rút gọn hàm:

$$f(A,B,C) = \overline{(\overline{A}+B)}\overline{C} \square \overline{B}\overline{C} = \overline{(\overline{A}+B)}\overline{C}\overline{B}\overline{C} + (\overline{A}+B)\overline{C}B\overline{C}$$

$$= (\overline{A}+B+C)\overline{B}\overline{C} + (\overline{A}+B)\overline{C}B\overline{C}$$

$$= (A\overline{B}+C)(\overline{B}+C) + (\overline{A}+B)\overline{C}B\overline{C}$$

$$= A\overline{B}B + A\overline{B}C + B\overline{C} + CC + \overline{A}CB\overline{C} + B\overline{C}B\overline{C}$$

$$= A\overline{B} + C + B\overline{C} = A\overline{B} + B + C = A + B + C$$

Sinh viên tiến hành vẽ sơ đồ nguyên lý của mạch cần thiết kế. Ghi rõ các IC cần sử dụng.



Chèn hình chụp minh chứng sinh viên đã lắp xong mạch hoặc xác nhận của GVHD:





> Từ kết quả thí nghiệm, sinh viên rút ra nhận xét.

Hai kết quả tương đương nhau, việc rút gọn làm giảm số IC và cổng cần thực hiện, lắp mạch dễ dàng hơn.



Muc tiêu: Nắm được cách thức sử dụng các IC chức năng để thực hiện hàm boolean.

**Yêu cầu:** Sinh viên thực hiện thiết kế hàm boolean  $f(x, y, z) = \sum (2,3,5,7)$  sử dụng IC chức năng 74LS151 và các cổng logic cần thiết. Kết quả khảo sát điền vào **Bảng 1.4** theo hướng dẫn ở mục **Kiểm tra.** 

| y | Z                          | f                                                                                           | $f_{\text{Tes}}$                                                                                                                                                              |
|---|----------------------------|---------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|   |                            |                                                                                             | t                                                                                                                                                                             |
| 0 | 0                          | 0                                                                                           | 0                                                                                                                                                                             |
| 0 | 1                          | 0                                                                                           | 0                                                                                                                                                                             |
| 1 | 0                          | 1                                                                                           | 1                                                                                                                                                                             |
| 1 | 1                          | 1                                                                                           | 1                                                                                                                                                                             |
| 0 | 0                          | 0                                                                                           | 0                                                                                                                                                                             |
| 0 | 1                          | 1                                                                                           | 1                                                                                                                                                                             |
| 1 | 0                          | 0                                                                                           | 0                                                                                                                                                                             |
| 1 | 1                          | 1                                                                                           | 1                                                                                                                                                                             |
|   | 0<br>0<br>1<br>1<br>0<br>0 | 0     0       0     1       1     0       1     1       0     0       0     1       1     0 | 0       0       0         0       1       0         1       0       1         1       1       1         0       0       0         0       1       1         1       0       0 |

**Bảng 1.4:** Kết quả khảo sát hoạt động của hàm boolean

#### Sơ đồ kết nối và bảng hoạt động của 74LS151:

#### **Connection Diagram**



#### **Function Table**

|   | ı      | Outp | outs   |    |    |
|---|--------|------|--------|----|----|
|   | Select |      | Strobe | v  | w  |
| С | В      | A    | s      |    | •• |
| X | X      | X    | Ι      | L  | Н  |
| L | L      | L    | L      | D0 | DO |
| L | L      | Н    | L      | D1 | D1 |
| L | Н      | L    | L      | D2 | D2 |
| L | Н      | Н    | L      | D3 | D3 |
| Н | L      | L    | L      | D4 | D4 |
| н | L      | Н    | L      | D5 | D5 |
| Н | Н      | L    | L      | D6 | D6 |
| н | Н      | Н    | L      | D7 | D7 |

 $H = High Level, L = Low Level, X = Don't Care \\D0 thru D7 = the level of the respective D input$ 

#### Kiểm tra:



➤ Sinh viên sử dụng IC 74LS151 và các cổng logic cần thiết để thiết kế mạch thực hiện hàm boolean đã cho.

IC 74LS151 dồn kênh MUX 8
$$\rightarrow$$
1:  

$$f(x, y, z) = \sum m_i D_i \sum (2, 3, 5, 7) = m_2 + m_3 + m_5 + m_7$$

$$\Rightarrow \begin{cases} D_2 = D_3 = D_5 = D_7 = 1 \\ D_0 = D_1 = D_4 = D_6 = 0 \end{cases}$$

> Vẽ sơ đồ nguyên lý của mạch đã thiết kế.



- $\blacktriangleright\,$  Lắp mạch thực tế và khảo sát mạch, điền kết quả vào cột  $f_{Test}$  ở bảng 1.4
- > Chèn hình chụp minh chứng sinh viên đã lắp xong mạch hoặc xác nhận của GVHD:







Muc tiêu: Nắm được cách thức sử dụng các IC chức năng để thực hiện hàm boolean.

<u>Yêu cầu:</u> Sinh viên thực hiện thiết kế hàm boolean  $f(x, y, z) = \sum (2,3,5,7)$  sử dụng IC chức năng 74LS138 và các cổng logic cần thiết. Kết quả khảo sát điền vào **Bảng 1.5** theo hướng dẫn ở mục **Kiểm tra.** 

#### Sơ đồ chân của IC 74LS138:



| X | y | Z | f | $f_{Tes}$ |
|---|---|---|---|-----------|
|   |   |   |   | t         |
| 0 | 0 | 0 | 0 | 0         |
| 0 | 0 | 1 | 0 | 0         |
| 0 | 1 | 0 | 1 | 1         |
| 0 | 1 | 1 | 1 | 1         |
| 1 | 0 | 0 | 0 | 0         |
| 1 | 0 | 1 | 1 | 1         |
| 1 | 1 | 0 | 0 | 0         |
| 1 | 1 | 1 | 1 | 1         |

**Bảng 1.5:** Kết quả khảo sát hoạt động của hàm boolean



| Bảng hoạt động của 74LS138 | Bång | hoat | đông | của | 74LS138. |
|----------------------------|------|------|------|-----|----------|
|----------------------------|------|------|------|-----|----------|

| INPUTS |    |    |    |    | OUTPUTS |                 |    |                  |    |    |    |    |    |
|--------|----|----|----|----|---------|-----------------|----|------------------|----|----|----|----|----|
| E0     | E1 | E2 | A0 | A1 | A2      | $\overline{Q}0$ | Q1 | $\overline{Q}_2$ | Q3 | Q4 | Q5 | Q6 | Q7 |
| Н      | Х  | X  | X  | X  | X       | Н               | Н  | Н                | Н  | Н  | Н  | Н  | Н  |
| X      | Н  | X  | X  | Х  | X       | Н               | Н  | Н                | Н  | Н  | Н  | Н  | Н  |
| X      | Х  | L  | X  | Х  | X       | Н               | Н  | Н                | Н  | Н  | Н  | Н  | Н  |
| L      | L  | Н  | L  | L  | L       | L               | Н  | Н                | Н  | Н  | Н  | Н  | Н  |
| L      | L  | Н  | Н  | L  | L       | Н               | L  | Н                | Н  | Н  | Н  | Н  | Н  |
| L      | L  | Н  | L  | Н  | L       | Н               | Н  | L                | Н  | Н  | Н  | Н  | Н  |
| L      | L  | Н  | Н  | Н  | L       | Н               | Н  | Н                | L  | Н  | Н  | Н  | Н  |
| L      | L  | Н  | L  | L  | Н       | Н               | Н  | Н                | Н  | L  | Н  | Н  | Н  |
| L      | L  | Н  | Н  | L  | Н       | Н               | Н  | Н                | Н  | Н  | L  | Н  | Н  |
| L      | L  | Н  | L  | Н  | Н       | Н               | Н  | Н                | Н  | Н  | Н  | L  | Н  |
| L      | L  | Н  | Н  | Н  | Н       | Н               | Н  | Н                | Н  | Н  | Н  | Н  | L  |

H = High voltage level

### <u>Kiểm tra:</u>

➤ Sinh viên sử dụng IC 74LS138 và các cổng logic cần thiết để thiết kế mạch thực hiện hàm boolean đã cho.

$$f(x, y, z) = \sum (2,3,5,7) = \prod (0,1,4,6) = M_0.M_1M_4.M_6$$

IC chức năng 74LS138: Decoder 3→8, ngõ ra tích cực thấp



L = Low voltage level

X = Don't care



> Vẽ sơ đồ nguyên lý của mạch đã thiết kế.



Lắp mạch thực tế và khảo sát mạch, điền kết quả vào cột f<sub>Test</sub> ở bảng
Chèn hình chụp minh chứng sinh viên đã lắp xong mạch hoặc xác nhận của GVHD:

